10.3969/j.issn.1004-373X.2005.11.023
基于CPLD的序列信号检测器设计与实现
采用EDA(Electronic Design Automation)技术和可编程逻辑器件进行通信系统的设计已经得到了越来越广泛地应用.通过用VHDL硬件描述语言和Altera公司生产的复杂可编程逻辑器件(Complex Programmable Logic Device)EPM7032LC44-6设计序列信号检测电路的过程,详细介绍了Max+plusⅡ集成开发软件在现代数字系统设计中的应用,并对使用该软件开发设计平台进行设计时每一步容易出现的问题进行了详细讨论.
EDA、VHDL、Max+plus Ⅱ、CPLD器件、数字系统设计
TN911.23
2005-06-30(万方平台首次上网日期,不代表论文的发表时间)
共3页
59-60,63