10.3969/j.issn.1004-373X.2005.08.010
基于FPGA的可重构测速模块设计
光电编码器以其高精度和高可靠性而被广泛用于各种位移、角度测量的场合.已经有很多测量的方法出现.提出一种嵌入式系统可重构系统设计的方法,把光电编码器测速检测作为模块嵌入系统中.并且基于这种方法设计了一个控制系统,充分利用了FPGA的高速可重构特性.最后给出了一些FPGA的仿真结果验证.
光电编码器、FPGA、可重构、嵌入式系统
28
TN911.23
2005-05-19(万方平台首次上网日期,不代表论文的发表时间)
共3页
25-27