10.13682/j.issn.2095-6533.2019.04.010
全数字CDR抖动分析及改进研究
针对全数字时钟数据恢复(clock data recovery,CDR)电路的抖动,提出了一种基于离散时间多速率模型的全数字CDR抖动减小方法.研究了基于离散时间多速率模型的全数字CDR的输出相位功率谱密度函数,讨论了时域的抖动和频域输出相位功率谱密度函数存在的关系,采用四级差分振荡器设计数字控制振荡器,使用辅助频率锁定环锁定采样频率.仿真结果表明,在线性时变系统条件下,所提方法的抖动值为3.63 ps,小于Inverse Alexander相位检测器方法和LC正交数字控制振荡器方法,能够减小全数字CDR的抖动.
全数字时钟数据恢复、抖动、离散时间、数字控制振荡器、频率锁定环
24
TN919
2019-12-09(万方平台首次上网日期,不代表论文的发表时间)
共6页
62-67