10.13682/j.issn.2095-6533.2015.03.018
基于Camera Link数字相机的实时小型化系统
设计一套基于Camera Link数字相机的实时小型化系统.根据Camera Link协议以及Bayer变换算法,采用Cyclone Ⅲ系列FPGA EP3C40F484芯片,通过采集输入的Camera Link信号,异步FIFO与单片SDRAM方式进行数据缓存,利用ADV7123芯片实现8位数模转换,输出1024×768×60Hz的VGA信号.实验结果表明,该系统可以不通过携带Camera Link图像采集卡的计算机,完成对Camera Link信号的转换并直接显示图像,并实现彩色与黑白模式切换.
实时小型化、Camera Link、FPGA、SDRAM控制器、Bayer
20
TN27(光电子技术、激光技术)
西安邮电大学研究生创新基金资助项目ZL2013-22
2015-07-29(万方平台首次上网日期,不代表论文的发表时间)
共5页
100-104