10.3969/j.issn.1007-3264.2012.05.019
同步动态随机存储器的控制器设计与实现
为了满足不同平台的需求,简化同步动态随机存储器(SDRAM)的控制器,采用现场可编程门阵列(FPGA)方法,给出一种SDRAM控制器设计方案。引入的仲裁机制可以用Verilog硬件描述语言编写,灵活性强,只需加以简单修改即可满足不同需求。仿真结果表明,采用基于FPGA设计的SDRAM控制器能很好完成规定读写操作。
同步动态随机存储器、控制器、现场可编程门阵列Verilog硬件描述语言
17
TN74(基本电子电路)
陕西省教育厅自然科学专项科研计划基金资助项目2010JK838
2012-12-01(万方平台首次上网日期,不代表论文的发表时间)
共4页
78-80,83