10.3969/j.issn.1007-3264.2011.03.008
平方根升余弦滤波器的设计与FPGA实现
为了提高平方根升余弦滤波器的性能,采用FPGA技术,基于CSD编码和分布式计算两种算法,分别提出相应的硬件电路设计,并在QuartusⅡ综合器中进行综合.结果显示采用分布式计算算法实现的平方根升余弦滤波器性能优于CSD编码方式.
平方根升余弦滤波器、CSD编码、分布式算法、FPGA
16
TN911
2011-08-19(万方平台首次上网日期,不代表论文的发表时间)
共4页
30-33