10.3969/j.issn.1007-3264.2011.01.022
DC-DC转换器中低压迟滞比较器的电路设计
传统带隙电压基准和迟滞比较器需要至少2V以上的输入电压,而且占芯片面积较大.针对低压微功耗的要求,设计一种具有带隙结构的迟滞比较器电路,工作电压可低至1.2V.整个芯片的静态电流只有40uA.电路基于Bipolar工艺设计,利用Hspice软件仿真,结果表明:根据产品的电池电压不同,设计效率高达85%,迟滞比较器的迟滞电压为8mV,翻转门限电压随输入电压和温度的变化均很小.
DC-DC转换器、带隙基准、迟滞比较器、Bipolar
16
TN402(微电子学、集成电路(IC))
2011-05-04(万方平台首次上网日期,不代表论文的发表时间)
共4页
91-93,97