0.18μm CMOS 1:20分频器电路设计
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1007-3264.2008.03.001

0.18μm CMOS 1:20分频器电路设计

引用
采用0.18μm CMOS工艺设计了用于2.5GHz锁相环系统的1:20分频器电路.该电路采用数模混合的方法进行设计,第一级用模拟电路实现1:4分频,使其频率降低,第二级用数字电路实现1:5分频,从而实现1:20分频.该电路采用SMIC0.18μm工艺模型,使用HSPICE进行了仿真.仿真结果表明,当电源电压为1.8V,输入信号峰峰值为0.2V时,电路可以工作在2.5GHz,功耗约为9.8mW.

分频器、CMOS工艺、锁相环、数模混合

13

TN772(基本电子电路)

陕西省科技攻关项目2004k05-G14;国家高技术研究发展计划863计划2003AA1Z1190

2008-06-30(万方平台首次上网日期,不代表论文的发表时间)

共4页

1-4

相关文献
评论
暂无封面信息
查看本期封面目录

西安邮电学院学报

1007-3264

61-1300/TN

13

2008,13(3)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn