10.19322/j.cnki.issn.1006-4710.2016.04.014
视频图像处理系统中SDRAM控制器的FPGA实现!
为实现视频图像处理系统中图像数据的实时处理,使用大容量的存储器完成数据缓存是必不可少的一个环节。针对 SDRAM 的工作原理及时序特性,现提出一种在 FPGA 芯片上实现SDRAM控制器的方案。根据实时图像数据传输速率的要求,SDRAM的操作模式配置为全页突发读写及自动刷新操作模式,将各个操作进行模块化设计并由一个总状态机控制。整个设计采用Verilog实现。实验结果表明,该控制器在视频图像处理系统中实现了本文所提出的数据高速缓存的功能,并具有读写效率高、控制简单、价格低廉等特点。
SDRAM控制器、数据缓存、FPGA、模块化、状态机
32
TN79;TP274(基本电子电路)
陕西省自然科学基金资助项目2014JM7273
2017-03-03(万方平台首次上网日期,不代表论文的发表时间)
共7页
455-461