10.3321/j.issn:0253-987X.2005.02.013
一种高效的JPEG2000位平面编码器设计
针对JPEG2000 芯片实现时的硬件复杂性和编码效率低的问题,通过分析编码所需状态变量的产生机制,得到了一种最高有效位(MSB)检测电路,它能使状态变量实时产生.同时,在3个通道编码时引入列快速扫描电路,它在清除通道编码中设计了游程编码和0编码的流水实现电路,最后得到了位平面编码器0冗余时钟设计.将此方法用于实现三通道并行的位平面编码器时,相对于单通道的跳点跳列,其运算速度可提高2倍,逻辑电路节约50%,而对于64×64像素的码块,存储器节约20 kb.
位平面编码、通道并行编码、最高有效位检测、列快速扫描
39
TN402(微电子学、集成电路(IC))
国家高技术研究发展计划863计划2002AA1Z1440;国家自然科学基金60024301;陕西省西安市科技局资助项目CX2002-10
2005-03-24(万方平台首次上网日期,不代表论文的发表时间)
共4页
158-161