10.3969/j.issn.1672-6944.2017.18.014
基于FPGA硬件实现高斯随机数生成研究
在信息通信安全领域内,密钥的安全性直接影响公开加密算法的安全性,而密钥的安全性又与随机数的产生及其随机性能的优良息息相关,所以随机数的作用就变得非常的重要.文章基于FPGA硬件来实现高斯随机数生成,算法实现总体共分为两部分,第一部分采用Combined Tausworthe算法实现产生均匀分布的随机数序列;第二部分为Box Mulle算法,利用两组均匀分布的随机数通过转换来产生高斯随机数.产生的随机数的随机性表现良好.高斯随机数目前是应用最为广泛的一类随机数,所以对FPGA的高斯随机数生成器的研究具有非常重要的实际意义.
随机数、Combined Tausworthe算法、Box Mulle算法
TP3;G25
2017-10-16(万方平台首次上网日期,不代表论文的发表时间)
共3页
27-28,47