实时时钟芯片重要模块设计与分析
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1003-3114.2016.04.17

实时时钟芯片重要模块设计与分析

引用
针对当今电子设备高精度、低成本和低功耗的需求不断提高,介绍了实时时钟芯片的系统架构,提出了实时时钟芯片的关键技术及其实现方法,该芯片采用了动态温度跟踪方案和软硬件结合、模拟数字混合的补偿方案,在传统的实现架构基础上,集成了微小偏差补偿模块、老化偏移量寄存器、小步长可调节电容阵列和自动调测功能等关键模块。该芯片采用0.18μm CMOS的EEPROM工艺设计,通过仿真验证和实际测试,芯片达到了高于100 ns 的微调精度,实现±2 ppm高精度守时,具有守时模式小于3μA的低功耗指标。

实时时钟、高精度、低功耗

42

TN402(微电子学、集成电路(IC))

2016-06-30(万方平台首次上网日期,不代表论文的发表时间)

共4页

65-68

相关文献
评论
暂无封面信息
查看本期封面目录

无线电通信技术

1003-3114

13-1099/TN

42

2016,42(4)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn