10.3969/j.issn.1003-3114.2016.04.17
实时时钟芯片重要模块设计与分析
针对当今电子设备高精度、低成本和低功耗的需求不断提高,介绍了实时时钟芯片的系统架构,提出了实时时钟芯片的关键技术及其实现方法,该芯片采用了动态温度跟踪方案和软硬件结合、模拟数字混合的补偿方案,在传统的实现架构基础上,集成了微小偏差补偿模块、老化偏移量寄存器、小步长可调节电容阵列和自动调测功能等关键模块。该芯片采用0.18μm CMOS的EEPROM工艺设计,通过仿真验证和实际测试,芯片达到了高于100 ns 的微调精度,实现±2 ppm高精度守时,具有守时模式小于3μA的低功耗指标。
实时时钟、高精度、低功耗
42
TN402(微电子学、集成电路(IC))
2016-06-30(万方平台首次上网日期,不代表论文的发表时间)
共4页
65-68