10.3969/j.issn.1003-3114.2015.01.17
一种LFSR加抖的三阶∑-△调制器设计
基于一款小数频率合成器的设计要求,采用三阶MASH1-1-1结构设计了一种全数字三阶Σ-△调制器,并针对调制器输出的周期性难以消除的问题,在累加器的进位输入端口进行了LFSR加抖.使用MATLAB对三阶Σ-△调制器进行了仿真,结果表明,经过MASH1-1-1三阶Σ-△调制器整形后的量化噪声被推到频率高端,环路带宽内基本不存在小数分频产生的量化噪声,从而有效地提高了锁相环的性能.
Σ-△调制器、小数杂散、加抖、LFSR、MASH
41
TN761(基本电子电路)
国家部委基金
2015-02-02(万方平台首次上网日期,不代表论文的发表时间)
共4页
64-66,80