RS(63,45)编译码器的设计与FPGA实现
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1003-3114.2011.03.017

RS(63,45)编译码器的设计与FPGA实现

引用
里德-索罗门(RS)编码是一类具有很强纠错能力的多进制BCH编码,它不但可以纠正随机错误,也能纠正突发错误.首先介绍了伽罗华域加法器和乘法器的设计,然后详细地阐述了RS(63,45)编译码器各模块的设计原理.对编译码器各模块先用Matlab进行设计,验证设计的正确性,再对译码器模块进行纠错性能测试.时序仿真结果表明,该译码器能实现最大的纠错能力.设计的编译码器能运用到实际的无线通信系统中去.

RS编码、关键方程、Chien氏搜索、Forney模块、RiBM算法

37

TN911.22

2011-11-17(万方平台首次上网日期,不代表论文的发表时间)

共4页

54-57

相关文献
评论
暂无封面信息
查看本期封面目录

无线电通信技术

1003-3114

13-1099/TN

37

2011,37(3)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn