10.3969/j.issn.1003-3114.2006.06.014
二维离散5/3小波变换并行VLSI结构设计
提出了一种基于提升算法的二维离散5/3小波变换(DWT)高效并行VLSI结构设计方法.该方法使得行和列滤波器同时进行滤波,采用流水线设计方法处理,在保证同样的精度下,大大减少了运算量,提高了变换速度,节约了硬件资源.该方法已通过了verilog HDL行为级仿真验证,可作为单独的IP核应用在JPEG2000图像编、解码芯片中.该结构可推广到9/7小波提升结构.
二维离散5/3小波变换、VLSI、并行结构、提升方法
32
TN406(微电子学、集成电路(IC))
2007-01-15(万方平台首次上网日期,不代表论文的发表时间)
共3页
39-41