数字匹配滤波器VHDL软核的设计与实现
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1003-3114.2002.04.017

数字匹配滤波器VHDL软核的设计与实现

引用
匹配滤波器是扩频系统中常用的捕获方法之一.本数字匹配滤波器软核用VHDL语言,采用参数化方法实现.根据数字匹配滤波器的结构,选择扩频码长度、采样点的个数等几个相关的变量作为可变的参数来设计.随时间的推移,还可以选用新的FPGA来降低成本,增加可靠性,或者制作成ASIC.

匹配滤波器、VHDL、参数化

28

TN7(基本电子电路)

2005-10-27(万方平台首次上网日期,不代表论文的发表时间)

共3页

51-53

相关文献
评论
暂无封面信息
查看本期封面目录

无线电通信技术

1003-3114

13-1099/TN

28

2002,28(4)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn