10.3969/j.issn.1007-757X.2013.05.002
WEP安全组件的FPGA实现与优化
针对有线等效加密(WEP)安全组件高速率,低延迟的需求,提出了一种用Verilog硬件描述语言,基于FPGA平台实现IEEE 802.1 1a标准中,媒体访问控制(MAC)协议的WEP安全组件的方案,并通过改进架构的方式,对WEP模块的性能做了优化设计,将延迟减小到最低,使模块速率满足802.11最高速率54Mbps的要求.性能测试表明,该方案满足IEEE 802.11a标准需求,在无线通信领域具有较高实用性.
WEP、FPGA、无线局域网、优化
30
TP311(计算技术、计算机技术)
国家863高技术研究发展计划资助项目2012AA090901-05
2013-09-04(万方平台首次上网日期,不代表论文的发表时间)
共3页
4-6