10.3969/j.issn.1007-757X.2010.01.021
基于FPGA的多项式基二进制域ECC点乘设计
文中基于经典蒙哥马利点乘算法,通过算法改进,模乘采用部分并行设计,在射影坐标系下实现模逆算法.通过VHDL语言进行设计描述,完成了椭圆曲线底层的模乘、模逆的模块设计,并通过一系列的状态机调用各个模块组合,最终完成点乘运算的设计.整个系统结构进行了优化处理,最终在Cyclone系列的EP2C35F484C5上,利用QuartusⅡ平台分析得出时钟频率为50.3MHZ,逻辑单元个数为25044个.
点乘、模乘、模逆、FPGA
26
TN47(微电子学、集成电路(IC))
2010-04-19(万方平台首次上网日期,不代表论文的发表时间)
共3页
59-61