10.3969/j.issn.2095-6835.2011.07.040
基于单片SRAM的EDAC电路设计
在航天应用中,为了减少单粒子翻转效应的影响,星载计算机的RAM存储单元采用检错纠错(EDAC)设计.本文介绍了EDAC原理,并对EDAC电路组成进行改进,将数据和校验存储在一片64K x 8的SRAM中,通过FPGA内部逻辑实现EDAC功能和RAM读写控制,增加了纠错回写和纠错计数功能,并提供测试验证EDAC功能的方法.
FPGA、EDAC、SRAM、SEU
27
TP302(计算技术、计算机技术)
2014-07-08(万方平台首次上网日期,不代表论文的发表时间)
共3页
99-101