10.3969/j.issn.2095-6835.2010.20.067
基于FPGA的数据缓存与转发系统设计
本文主要论述在设计某主板测试系统数据缓存和转发过程中所遇到的问题以及相应的解决的方法.提出了分割较大的状态机为若干个相对较小状态机的方法,以简化状态机个数,使得状态机能够稳定工作.结合实例分析了乒乓操作能够很好地解决异步时钟域带来的问题,并且能够较好地完成数据的无缝缓冲和处理.
FPGA、状态机、乒乓操作、ST16C2552
26
TP302(计算技术、计算机技术)
2014-07-08(万方平台首次上网日期,不代表论文的发表时间)
共3页
165-167