基于VHDL的非系统前馈卷积码编码器设计
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.2095-6835.2010.18.080

基于VHDL的非系统前馈卷积码编码器设计

引用
介绍了两类具有代表性的高性能非系统前馈卷积码编码器的编码原理及过程,用超高速硬件描述语言VHDL编程实现了这两种编码器,波形仿真及下栽到现场可编程门阵列FPGA芯片上运行的结果表明了设计的正确性和实用性.由于该设计具有通用性,此方法能非常方便地用于同类型卷积码编码器的设计,在无线通信领域可发挥重要作用.

非系统前馈、卷积码、编码器、现场可编程门阵列

26

TN47(微电子学、集成电路(IC))

2014-07-08(万方平台首次上网日期,不代表论文的发表时间)

共3页

196-198

相关文献
评论
暂无封面信息
查看本期封面目录

微计算机信息

1008-0570

14-1128/TP

26

2010,26(18)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn