10.3969/j.issn.2095-6835.2009.29.041
嵌入式CPU中断系统设计与实现
中断系统是嵌入式CPU逻辑设计中必须考虑的部分之一.该部分的设计直接影响系统对中断和异常的响应速度,影响CPU电路的面积和功耗,也影响制造的成本.本文提出带有普遍适用的三种逻辑设计实现方案,以供参考.
嵌入式处理器、中断系统、逻辑电路
25
TP302(计算技术、计算机技术)
2014-07-08(万方平台首次上网日期,不代表论文的发表时间)
共3页
97-99
点击收藏,不怕下次找不到~
10.3969/j.issn.2095-6835.2009.29.041
嵌入式处理器、中断系统、逻辑电路
25
TP302(计算技术、计算机技术)
2014-07-08(万方平台首次上网日期,不代表论文的发表时间)
共3页
97-99
国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”
国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304
©天津万方数据有限公司 津ICP备20003920号-1
违法和不良信息举报电话:4000115888 举报邮箱:problem@wanfangdata.com.cn