10.3969/j.issn.1008-0570.2009.08.006
基于Verilog HDL的I2C总线分析器
提出了采用Verilog HDL设计I2C总线分析器的方法.该I2C总线分析器支持三种不同的工作模式:被动、主机和从杌模式,并提供了嵌入式系统设计接口.通过硬件总体框架分析,分模块输入,经过仿真、逻辑综合和FPGA硬件验证表明,该总线分析器与其它常用接口方式相比具有低功耗、占用资源少和功能完备等特点,并较少占用微处理器指令周期,应用在医疗检测系统中解决了增加可靠扩展平台问题.
I2C总线、总线分析器、层次化设计、综合、逻辑分析仪
25
TP(自动化技术、计算机技术)
基金申请人:魏蔚:项目名称:人体内部脉搏氧饱和度信号的采集与处理;国家自然科学基金委30672026
2009-04-30(万方平台首次上网日期,不代表论文的发表时间)
共3页
14-16