10.3969/j.issn.1008-0570.2008.35.088
基于EDA技术的多功能数字时钟的ASIC设计
采用EDA技术设计了一个在FPGA芯片上实现的数字时钟,它可以显示年、月、日、时、分、秒、星期,并且可以设定闹钟和整点报时.数字时钟的输入设备是一个4×4的编码键盘,输出设备是用于显示的15个七段数码管、若干LED指示灯及蜂鸣器,数字时钟的内部功能模块可以分为三个部分:综合计时电路、显示控制电路、调整控制电路.其中综合计时电路用于完成各种计时功能,显示控制电路用于完成计时结果的显示,调整控制电路用于调整计时系统的有关参数.
FPGA、数字时钟、EDA技术、VHDL、ASIC、HardCopy
24
TP27(自动化技术及设备)
湖南省自然基金06JJ2024
2009-03-13(万方平台首次上网日期,不代表论文的发表时间)
共3页
212-214