10.3969/j.issn.1008-0570.2008.33.056
8B10B编解码器在PCI Express总线中的实现
本文在深入研究8B10B编、解码原理的基础上,利用其DWS特性,用Verilog HDL语言实现编、解码算法的描述,并通了modelsim仿真.在ISE9.1i平台上综合后下载到FPGA上实现具体的硬件电路,同时分析了系统各项性能.在PCI Express总线上,实现了一个性能良好的8810B编解码系统,它具有很好的可移植性以及一定的实用价值.
PCI Express总线、8810B编解码、DWS、Running Disparity
24
TP302;TN919(计算技术、计算机技术)
2007年广西研究生创新项目基金颁发部门:广西区教育厅2007105950810M11
2009-02-06(万方平台首次上网日期,不代表论文的发表时间)
共3页
140-142