基于FPGA的简易逻辑分析仪的设计
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1008-0570.2008.28.087

基于FPGA的简易逻辑分析仪的设计

引用
本文介绍了一种可集成于设计任务中的嵌入式简易逻辑分析仪的设计.该逻辑分析仪以黑匣子的形式实现,通过PC机显示,它既可以和设计任务集成在一起,作为设计的一部分,对被测信号的时序逻辑进行分析和测试,也可以单独作为简易逻辑分析仪使用.设计主要采用SOPC技术,将各功能模块以IP核的形式实现.本文主要介绍了逻辑分析仪的基本原理,实现系统和简易逻辑分析仪的调试界面设计.

SOPC技术、ip核、硬件电路、逻辑分析仪

24

TP23(自动化技术及设备)

863计划海洋监测技术成果标准工程200510

2009-01-06(万方平台首次上网日期,不代表论文的发表时间)

共3页

214-216

相关文献
评论
暂无封面信息
查看本期封面目录

微计算机信息

1008-0570

14-1128/TP

24

2008,24(28)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn