10.3969/j.issn.1008-0570.2008.13.093
FIR数字滤波器中乘法模块分析与改进
在数字滤波器理论及常见实现方法的基础上,介绍了能高效实现固定常系数乘法的分布式算法原理,给出了在FPGA中用查找表实现FIR滤波器的算法设计.在乘法设计模块中,根据分析结果对算法的实现进行了改进,给出了减小误差的设计.本设计借助仿真软件对该方案进行验证,仿真实验结果表明此种数字滤波器的实现方法减小了误差,其性能优于传统的数字滤波器.
FIR、FPGA、DA、常系数乘法
24
TP391.9(计算技术、计算机技术)
2008-07-22(万方平台首次上网日期,不代表论文的发表时间)
共3页
226-228