10.3969/j.issn.1008-0570.2008.08.086
高速数据压缩与缓存的FPGA实现
本文设计了一种以FPGA为数据压缩和数据缓存单元的高速数据采集系统,其主要特点是对高速采集的数据进行实时压缩,再将压缩后的数据进行缓冲存储.该设计利用数据比较模块实时地将一个压缩比数组中的最大值保存起来,再将该最大值缓冲存储,从而满足采集系统的需要.文中分别设计了基于双口RAM和FIFO实现的两种缓冲方法,并对仿真结果进行了对比分析,该系统工作频率可迭90MHZ.
高速数据采集、数据压缩、数据缓存、现场可编程门阵列
24
TP274(自动化技术及设备)
国家自然科学基金60476046
2008-06-03(万方平台首次上网日期,不代表论文的发表时间)
共3页
213-214,212