10.3969/j.issn.1008-0570.2008.05.068
基于模块化设计方法实现FPGA动态部分重构
介绍了Xilinx FPGA的配置原理和FPGA模块化设计流程以及划分重构模块的原则.通过一个实例介绍了采用模块化设计方法实现Virtex-E FPGA动态部分重构的过程,能使重构模块在系统运行时改变其逻辑功能,而固定模块逻辑功能不中断,同时器件的重构时间大大减少.
FPGA、动态部分重构、重构、Virtex
24
TN402(微电子学、集成电路(IC))
中国科学院知识创新基金KGCX-JG-07
2008-04-03(万方平台首次上网日期,不代表论文的发表时间)
共3页
164-166