10.3969/j.issn.1008-0570.2007.29.100
一种基于预比较的低功耗高速缓存设计
介绍了一种采用预比较方法的高速缓存结构.通过标志段的预比较来避免对无关标志段和数据段的访问以降低访问功耗.并引入反相时钟来优化其访问时序,使平均访问延时少于一个周期.实验显示,在保持命中率的基础上,对测试程序的访存优化表现出很好一致性,且功耗优势随相联度增加而增大.相比预测型结构,在8路相联度下平均有28.5%的功耗降低.
预比较、反相时钟、组相联Cache
23
TN332(半导体技术)
2007-12-17(万方平台首次上网日期,不代表论文的发表时间)
共3页
244-246