10.3969/j.issn.1008-0570.2007.29.096
一种QPSK位同步电路的设计
本文针对QPSK调制信号,提出了一种立方内插、预滤波和Gardner定时误差检测相结合实现符号位同步的电路结构.在Matlab的Altera DSP Builder环境下实现该算法的设计,并进行功能仿真,最后在Altera Stratix Ⅱ开发板上FPGA实现了该算法.此电路已用于实际的接收机中,工作时钟频率最高可达到130MHz,能够纠正0.1%的定时误差,性能良好.
内插、FPGA、预滤波
23
TN914.3
国家高技术研究发展计划863计划2002AA1Z1380
2007-12-17(万方平台首次上网日期,不代表论文的发表时间)
共3页
233-235