MAC在FPGA中的高效实现
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1008-0570.2007.17.086

MAC在FPGA中的高效实现

引用
乘累加器在DSP算法中有着举足轻重的地位.现在,很多前端DSP算法都通过FPGA实现.结合FPGA具体的硬件结构,提出了乘累加器在FPGA中实现的改进方法:流水线技术、CSD编码、DA算法,最后给出了这几种方法的实验结果.结果表明,这些方法的应用能大幅度的提高乘累加器在FPGA中的运行性能.

乘累加器、流水线、CSD编码、DA算法

23

TN929.533

2007-07-23(万方平台首次上网日期,不代表论文的发表时间)

共3页

216-218

相关文献
评论
暂无封面信息
查看本期封面目录

微计算机信息

1008-0570

14-1128/TP

23

2007,23(17)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn