10.3969/j.issn.1008-0570.2007.14.114
一种低功耗高线性度低噪声放大器设计
本文介绍了在功耗约束条件下低噪声放大器最小噪声系数的一种设计和优化方法.该放大器通过0.18um CMOS工艺设计实现,工作频率为2.14GHz.仿真结果表明,在输入输出匹配到50欧姆,电源电压取1.8伏情况下,直流工作电流为5.36毫安,噪声系数为0.655dB,增益为16.64dB,P-1dB为-12dBm,ⅡP3为6dBm.版图面积为0.37mm*0.58mm.
CMOS、RFIC、低噪声放大器、噪声系数、线性度
23
TN43(微电子学、集成电路(IC))
2007-07-23(万方平台首次上网日期,不代表论文的发表时间)
共3页
280-282