10.3969/j.issn.1008-0570.2006.23.021
IEEE802.16接收机检测模块的FPGA实现
提出了一种采用现场可编程门阵列器件FPGA实现802.16接收端MIMO(多输入多输出)2×2检测的方案.在C语言平台对基于并行干扰消除的最小均方误差的算法进行研究和仿真后,使用Verilog硬件描述语言对MIMO检测各模块分别设计;均通过了综合和验证;这样本文提出了对系统起重要作用的接收端的MIMO检测芯片的实现方法.
现场可编程门阵列、多输入多输出、最小均方误差、空时块码
22
TN911
国家高技术研究发展计划863计划2003AA123310
2006-10-30(万方平台首次上网日期,不代表论文的发表时间)
共3页
61-63