10.3969/j.issn.1008-0570.2006.17.084
基于VerilogHDL的UART设计
UART是广泛使用的串行数据通信电路,因其要求的传输线少,可靠性高,传输距离远,所以系统间互联常采用RS-232接口方式,一般说来,该接口由硬件(UART专用芯片)实现.文章基于VerilogHDL语言,结合有限状态机的设计方法来实现UART,将其核心功能集成到FPGA上,使整体设计紧凑、小巧,实现的UART功能稳定、可靠,为RS-232接口提供了一种新的解决方案;同时,与其他设计方法相比较,利用有限状态机的方法具有结构模式直观简单,设计流程短,程序层次分明,易综合,可靠性高等优点,必将在EDA技术中发挥重要作用.
VerilogHDL、UART、帧格式、状态机
22
TN91
广西教育厅科研项目D202234
2006-08-04(万方平台首次上网日期,不代表论文的发表时间)
共3页
230-232