10.3969/j.issn.1008-0570.2005.35.049
一种基于FPGA的顺序迭代FFT设计
本文从顺序迭代的角度提出了一种高效的,容易实现的,占用资源少的FFT算法结构,通过合理的设计使得系统占资源少而且高效,同时亦足够简单.本文详细描述了整个设计,在精简程度、完全的流水化、控制结构方式、蝶形运算、时序配合、存储地址生成等方面均有一些特点.
现场可编程器件(FPGA)快速傅立叶变换(FFT)、超高速硬件描述语言(VHDL)
TP274.2;TP391(自动化技术及设备)
2006-03-09(万方平台首次上网日期,不代表论文的发表时间)
共3页
135-137