10.3969/j.issn.1008-0570.2005.03.103
基于FPGA器件的高速以太网入侵检测系统设计与实现
本文设计并实现了一种基于FPGA芯片的G比特以太网入侵检测系统.该系统将以太网数据帧头部和数据帧负荷相分离.首先利用Xilinx公司的XC2V1000型FPGA芯片实现数据帧头部的匹配:然后利用操作系统核心态模块实现数据帧负荷的匹配.从而将操作系统计算量降至最低,极大地提高了入侵检测系统整体性能.实验数据证明,该系统可有效实现对高速以太网中多种攻击的检测与响应.
高速网络、入侵检测、FPGA器件
TP393.08(计算技术、计算机技术)
2005-04-21(万方平台首次上网日期,不代表论文的发表时间)
共3页
205-207