SoC芯片中SRIO接口的FPGA验证平台设计验证
万方数据知识服务平台
应用市场
我的应用
会员HOT
万方期刊
×

点击收藏,不怕下次找不到~

@万方数据
会员HOT

期刊专题

10.3969/j.issn.1673-629X.2016.06.041

SoC芯片中SRIO接口的FPGA验证平台设计验证

引用
SRIO接口基于串行包交换协议,包含SRIO接口的高性能处理器已广泛应用于航空嵌入式系统中,SRIO高速接口功能与性能的验证是整个系统设计的关键,设计可靠完备的验证平台对芯片SRIO接口的验证至关重要。文中基于对Ra-pidIO协议的理解,基于一款SoC芯片设计并搭建了FPGA验证平台,策划FPGA功能验证点,完成对SRIO核的验证。基于文中的验证平台可完成SRIO接口不同线速率,不同线宽,以及SRIO不同包类型的覆盖验证,测试内容已覆盖SRIO协议中规定的内容。

SRIO、FPGA平台、设计、验证

26

TP39(计算技术、计算机技术)

航空科学基金2015ZC51036

2016-07-01(万方平台首次上网日期,不代表论文的发表时间)

共3页

183-185

相关文献
评论
暂无封面信息
查看本期封面目录

计算机技术与发展

1673-629X

61-1450/TP

26

2016,26(6)

相关作者
相关机构

专业内容知识聚合服务平台

国家重点研发计划“现代服务业共性关键技术研发及应用示范”重点专项“4.8专业内容知识聚合服务技术研发与创新服务示范”

国家重点研发计划资助 课题编号:2019YFB1406304
National Key R&D Program of China Grant No. 2019YFB1406304

©天津万方数据有限公司 津ICP备20003920号-1

信息网络传播视听节目许可证 许可证号:0108284

网络出版服务许可证:(总)网出证(京)字096号

违法和不良信息举报电话:4000115888    举报邮箱:problem@wanfangdata.com.cn

举报专区:https://www.12377.cn/

客服邮箱:op@wanfangdata.com.cn