10.3969/j.issn.1673-629X.2016.06.041
SoC芯片中SRIO接口的FPGA验证平台设计验证
SRIO接口基于串行包交换协议,包含SRIO接口的高性能处理器已广泛应用于航空嵌入式系统中,SRIO高速接口功能与性能的验证是整个系统设计的关键,设计可靠完备的验证平台对芯片SRIO接口的验证至关重要。文中基于对Ra-pidIO协议的理解,基于一款SoC芯片设计并搭建了FPGA验证平台,策划FPGA功能验证点,完成对SRIO核的验证。基于文中的验证平台可完成SRIO接口不同线速率,不同线宽,以及SRIO不同包类型的覆盖验证,测试内容已覆盖SRIO协议中规定的内容。
SRIO、FPGA平台、设计、验证
26
TP39(计算技术、计算机技术)
航空科学基金2015ZC51036
2016-07-01(万方平台首次上网日期,不代表论文的发表时间)
共3页
183-185