10.3969/j.issn.1673-629X.2016.04.032
一种Sigma Delta调制的SATA3扩频时钟发生器
文中设计了一款符合SATA3协议、具有Sigma Delta调制特性的扩频时钟发生器。该电路基于小数分频锁相环,由相位比较器、电荷泵、环路滤波器、压控振荡器、分频器、三角波发生器和扩频调制器组成。通过三角波发生器产生固定频率的三角波,经过Sigma Delta调制器对三角波进行处理,实现对锁相环环路分频比的调制,进而使电路的环路特性满足SATA3协议的要求。该扩频时钟发生器的输入时钟为100 MHz,时钟输出以31.25 kHz的调制频率由6 GHz向下扩频5000 ppm,得到的功率相比于未使用向下扩频时减小了21.58 dB。文中所设计的电路采用65 nm CMOS工艺,所用的电源电压为1.2 V,功耗大小约为43 mW。该结构受到工艺参数变化的影响较小,电路结构相对简单,性能稳定,便于集成。
SATA3、锁相环、扩频时钟、三角波调制
26
TP39(计算技术、计算机技术)
航空科学基金2015ZC51036;中国航空工业集团创新基金2010BD63111
2016-05-25(万方平台首次上网日期,不代表论文的发表时间)
共4页
144-147