10.3969/j.issn.1673-629X.2014.05.028
一种IEEE1394物理层IP的FPGA原型验证方法
符合IEEE1394协议的物理层IP主要完成总线连接检测、连接管理、仲裁、数据收发等功能,是一款集成高速Ser-des的数模混合SoC。由于在Serdes的测试芯片设计完成前无法对1394物理层IP进行全面验证,因此文中在介绍1394 PHY物理层IP各部分功能的基础上,提出了一种以Xilinx的GTP代替1394物理层Serdes,构建FPGA原型验证平台,采用专用硬件逻辑和软件结合的方式,对1394物理层IP进行充分验证的方法。使用该平台可在Serdes设计未完成前对数字逻辑进行验证,大大缩短物理层IP的开发周期;通过软件控制下的测试项生成、测试过程监控、测试结果判断,可显著提高验证效率。
IEEE1394、PHY、原型验证、Serdes
TP301(计算技术、计算机技术)
“十二五”微电子预研51308010601;中国航空工业集团创新基金2010BD63111
2014-05-28(万方平台首次上网日期,不代表论文的发表时间)
共4页
117-119,124