10.3969/j.issn.1673-629X.2013.07.047
基于UVM实现时间同步电路的功能验证
时间同步电路模块是某款在研网络通信SoC芯片的核心IP之一,为通信网络子系统之间提供精准的时间同步功能,因此对其功能正确的验证具有重要意义.如果采用传统的定向测试方法对其验证将很难遍历到所有情况,而采用受约束的随机测试、基于覆盖率驱动的UVM验证方法学,能大量减小验证激励的开发项,有效穷举要验证的功能点.文中介绍了基于UVM验证方法学验证平台设计实现的过程,经过仿真验证和覆盖率的统计分析,证明采用该方法能高效地检查出设计的缺陷,减少了验证花费的时间.
UVM、覆盖率、寄存器模型
23
TP39(计算技术、计算机技术)
"十二五"微电子预研51308010601;国防预研基金9140A08010712HK6101;中国航空工业集团公司创新基金2010BD63111
2013-10-17(万方平台首次上网日期,不代表论文的发表时间)
共4页
183-186