10.3969/j.issn.1673-629X.2013.01.045
电能计量芯片 Sigma-Delta ADC降采样滤波器设计
Sigma-Delta ADC 精度高,是电能计量芯片的首选 ADC.文中设计了一个应用于电能计量芯片中∑-△ADC 的数字抽取滤波器,将∑-△调制器输出的串行比特流信号转换成多位并行输出.该抽取滤波器采样多级抽取结构,由级联积分梳状滤波器(Cascaded Integrator Comb,CIC),半带滤波器(Half Band Filter, HBF)以及 FIR 补偿滤波器组成.对各级滤波器的阶数、系数进行优秀设计,实现128倍的抽取.对 HBF 采用有符号正则数编码节(CSD)编码,经优化设计后,在CSMC 0.18um 工艺下综合,与传统方法相比,面积减少8%,功耗降低15%.实验结果表明:该方法使抽取滤波器在面积和功耗上都有所改善,且性能完全符合电能计量芯片设计要求.
Sigma-Delta ADC、降采样滤波器、级联积分梳状滤波器、半带滤波器、补偿滤波器
TP39(计算技术、计算机技术)
2013-02-25(万方平台首次上网日期,不代表论文的发表时间)
共4页
181-184