10.3969/j.issn.1673-629X.2009.09.061
基于FPGA的FFT处理器研究与设计
给出了一种基于GORDIC算法的FFT处理器的设计方案,可实现高速定点实时的FFT运算.该设计以基2时序抽取FFT算法为基础,采用流水线技术来提高整个系统的吞吐率,具有硬件结构简单,配置灵活,器件耦合性低,精度高,系统稳定的特点.该设计已在Ahera芯片EP2C35F672C6上进行了时序仿真,能够满足50MHz的系统时钟.
FFT处理器、CORDIC算法、FPGA
19
TP332.2(计算技术、计算机技术)
国家自然科学基金项目10641004;云南省应用基础研究基金项目2007F153M
2009-10-19(万方平台首次上网日期,不代表论文的发表时间)
共4页
225-227,231