10.3969/j.issn.1673-629X.2007.07.049
高速数字系统中的时序分析与设计
随着数字系统的工作频率的不断提高,时钟周期逐渐变小,而系统时序却越来越复杂.如何保证系统的工作时序正常,要涉及到比如保证信号完整性(Sgnal Integrity)、设计良好的电源分配系统(Power Distribute System)以及时序分析等诸多方面,因此成为了一项具有挑战性的工作.文中从实际设计出发,结合实际工作经验,讨论了在133MHz总线工作频率下,如何控制系统工作时序.
高速数字系统、最大/最小飞行时间、建立/保持时间、仿真
17
TN79;TP302(基本电子电路)
2007-08-13(万方平台首次上网日期,不代表论文的发表时间)
共4页
171-174