10.3321/j.issn:1671-8836.2009.02.014
基于FPGA的RFID防碰撞算法的硬件实现
采用改进型二进制树搜索算法,优化了二进制树搜索路径、仲裁中断信道传输及高效随机数产生器的设计,用Verilog HDL语言在RTL级对全算法模块进行了描述,并用ModelSim软件进行功能仿真及时序验证,在Stratix EP1S10F484C5器件上进行防碰撞现场可编程门阵列(FPGA)综合,使射频识别技术(RFID)系统兼容基于位碰撞及非基于位碰撞两种识别机制的硬件设计得以实现.实验结果表明:该改进算法执行效率接近50%,比传统算法具有更高的时分多址(TDMA)信号利用率及平均识别效率,能满足多标签的快速准确识别,起到良好的防碰撞作用.
射频识别、二进制树、防碰撞、时分多址、现场可编程门阵列(FPGA)
55
TN4(微电子学、集成电路(IC))
国家自然科学基金10675093
2009-05-19(万方平台首次上网日期,不代表论文的发表时间)
共5页
196-200