10.3969/j.issn.1001-6848.2011.03.020
基于FPGA的一种新型数字鉴频鉴相器的设计
对于电机的锁相控制,需要对相差进行PI性质的环路滤波,但现有的锁相环中鉴频鉴相器输出为相差脉冲而非数字量,难以直接进行PI特性的环路滤波.该文提出了一种基于FPGA的新型数字鉴频鉴相器,通过对晶振时钟的非整数分频获取准确的参考时钟,基于触发器计数机制实现了PFD相差脉冲的数字量化,且可以输出频差数字量.利用VHDL硬件描述语言进行设计,在ModelSim软件中进行仿真,并在EPF10K40型FPGA芯片中进行综合实现,仿真和实验结果验证了该方法的正确性和有效性,为电机锁相控制中环路滤波参数的调整及控制算法的改进提供了便利条件.
高速电机锁相控制、PI环路滤波、数字鉴频鉴相器、FPGA、VHDL
44
TM301.2;TM355(电机)
2011-08-23(万方平台首次上网日期,不代表论文的发表时间)
共5页
84-88