10.3969/j.issn.1002-2279.2022.03.001
基于65 nm工艺的E类功率放大器设计
为进一步提高射频功率放大器的效率与增益性能,设计一种工作在5 GHz频率上的E类功率放大器.设计采用三级级联的D类功率放大器作为驱动级放大器,并包含一个工作在E类状态的cascode结构功率放大器,对负载回路进行负载牵引匹配优化.通过理论分析,使用Cadence软件Spectre对设计结构展开仿真.仿真结果得到器件在5 GHz及1.6 GHz~5.5 GHz区间的增益数据,证实设计具有很好的平坦度,同时得到功率附加效率、饱和输出功率的数值,证明其具有较好的线性度.本设计在5G通信技术领域具有重要应用及研究价值.
E类功率放大器、Cascode结构、驱动级放大器、功率附加效率、饱和输出功率
43
TN402(微电子学、集成电路(IC))
辽宁省教育厅科研资助基金项目LQGD2020009
2022-07-08(万方平台首次上网日期,不代表论文的发表时间)
共3页
1-3