10.3969/j.issn.1002-2279.2019.06.010
一种快速收敛的流水线型ADC数字校正方法
为了降低流水线型ADC的功耗,采用开环结构的放大器作为第一级级间余量放大器.针对开环放大器引入的线性与非线性误差,采用一种确定性的后台数字校正方法进行校正.在测试信号的辅助下建立放大器传输函数模型,通过传输函数模型估计理想的输入信号码值,将数据拼接得到最后的转换结果.为验证此校正算法的效果,在0.18μm CMOS工艺下设计一款12位、40MHz流水线型ADC电路并进行仿真.仿真结果表明,校正后ADC电路的无杂散动态范围和信噪失真比都有明显的提高.
流水线型ADC、开环放大器、确定性校正、测试信号
40
TN79+2(基本电子电路)
2020-01-07(万方平台首次上网日期,不代表论文的发表时间)
共4页
44-47