10.3969/j.issn.1002-2279.2019.01.004
一种FIFO的读写单元设计
作为一种先进先出式的数据缓存器,与普通存储器的相比,FIFO省去了外部读写地址线,使用起来更加简便,可以顺序写入/读出数据,其数据地址由内部读写指针自动加1完成,实现不同时钟域之间的数据传输.FIFO电路的核心部分是存储单元,由数据接口部分实现数据存储和缓冲,但在大容量FIFO芯片里存储单元普遍占用面积较大,对FIFO的速度和功耗都有较大影响,针对此问题,从作为存储单元核心的读写通道入手,对FIFO读写单元进行设计,节省了芯片面积,降低了电路功耗,提高了器件工作的稳定性和速度.
FIFO存储器、存储单元、读写通道
40
TN47(微电子学、集成电路(IC))
2019-04-18(万方平台首次上网日期,不代表论文的发表时间)
共3页
13-15