10.3969/j.issn.1002-2279.2018.03.004
一种宽带接收机射频前端芯片设计
设计了一种适用于0.2~4GHz雷达系统的宽带接收机射频前端芯片,采用台积电0.18-μm BiCMOS工艺流片.芯片内部集成了低噪声放大器,下变频混频器,片内低通滤波器,采用三阶项抵消技术实现高线性度的中频放大器.芯片的高集成度和高线性度适应现代雷达的小型化、高动态的要求.测试结果显示,芯片实现了3dB噪声系数、35dB功率增益、40dBm输出三阶交调点、20dBm输出1dB压缩点的性能.芯片在5V工作电压下,消耗220mA电流.
接收机、射频前端、低噪声放大器、下混频器、低通滤波器、三阶项抵消
39
TN47(微电子学、集成电路(IC))
2018-07-19(万方平台首次上网日期,不代表论文的发表时间)
共5页
15-19